Makefile基本语法有哪些

未分类   2024年05月09日 21:08  

本篇内容主要讲解“Makefile基本语法有哪些”,感兴趣的朋友不妨来看看。本文介绍的方法操作简单快捷,实用性强。下面就让小编来带大家学习“Makefile基本语法有哪些”吧!

Makefile 基本语法<target>:<prerequisites>[tab]<commands>

target : 即自定义的想要执行的命令

prerequisites: 前置条件,即执行 target 命令之前执行的命令

commands : 具体的执行的命令

.PHONY 伪指令,内置的关键字

不带参数,默认执行第一个 target

@ 表示禁止回声,即终端不会打印真实的执行命令

# 表示注释

${val} 表示变量,和 shell 脚本中的变量的声明和使用一致

允许使用 通配符

例如

APPNAME="hello".PHONY:buildbuild:clean@gobuild-o${APPNAME}main.go.PHONY:cleanclean:@rm-rf${APPNAME}嵌套执行

创建嵌套file文件

$tree.├──Makefile├──hello│├──Makefile│└──hello.go└──main.go1directory,4files$(MAKE)-Csubdir

上面的命令等价于如下的命令

cdsubdir&&$(MAKE)

$(MAKE)就相当于make,-C 选项的作用是指将当前工作目录转移到你所指定的位置。

到此,相信大家对“Makefile基本语法有哪些”有了更深的了解,不妨来实际操作一番吧!这里是网站,更多相关内容可以进入相关频道进行查询,关注我们,继续学习!

域名注册
购买VPS主机

您或许对下面这些文章有兴趣:                    本月吐槽辛苦排行榜

  • 没有相关文章!
看贴要回贴有N种理由!看帖不回贴的后果你懂得的!


评论内容 (*必填):
(Ctrl + Enter提交)   

部落快速搜索栏

各类专题梳理

网站导航栏

X
返回顶部